unix – 如何在Makefile中包含干净的目标?
发布时间:2020-12-15 19:18:42 所属栏目:安全 来源:网络整理
导读:我有一个看起来像这样的Makefile CXX = g++ -O2 -Wallall: code1 code2code1: code1.cc utilities.cc $(CXX) $^ -o $@code2: code2.cc utilities.cc $(CXX) $^ -o $@ 接下来我想做的是包括干净的目标,以便每次 我运行它会自动删除现有的二进制文件的code1和
我有一个看起来像这样的Makefile
CXX = g++ -O2 -Wall all: code1 code2 code1: code1.cc utilities.cc $(CXX) $^ -o $@ code2: code2.cc utilities.cc $(CXX) $^ -o $@ 接下来我想做的是包括干净的目标,以便每次 我试图将这些行放在makefile的最后,但它不起作用 clean: rm -f $@ echo Clean done 什么是正确的方法?
在makefile语言中,$ @表示“目标名称”,所以rm -f $ @转换为rm -f clean。
你需要指定rm你想删除什么,像rm -f * .o code1 code2 (编辑:李大同) 【声明】本站内容均来自网络,其相关言论仅代表作者个人观点,不代表本站立场。若无意侵犯到您的权利,请及时与联系站长删除相关内容! |