RiscV指令
发布时间:2020-12-14 03:45:51 所属栏目:大数据 来源:网络整理
导读:RiscV的操作数:word 是指32bits, doubleword是指64bits(这和通常的word是16bits定义不同)。 寄存器x0被预留为常数0,其它的31个寄存器为普通的通用整数寄存器。 RiscV汇编指令: RiscV指令主要有以下几种类型: rd:是目的寄存器,register destination,rs
RiscV的操作数:word 是指32bits, doubleword是指64bits(这和通常的word是16bits定义不同)。 寄存器x0被预留为常数0,其它的31个寄存器为普通的通用整数寄存器。 RiscV汇编指令: RiscV指令主要有以下几种类型: rd:是目的寄存器,register destination,rs 是源寄存器, register source。 7-11,共5bits,可以表示32个x寄存器。 在I类型指令中,寄存器可以是12bits。 在S类型中,立即数是7-11,25-31的拼接,总共12bits。 (编辑:李大同) 【声明】本站内容均来自网络,其相关言论仅代表作者个人观点,不代表本站立场。若无意侵犯到您的权利,请及时与联系站长删除相关内容! |