??????ARM外设flash及SDRAM的地址连接
一直对ARM外设FLASH和SDRAM的连接方式和地址的确定有很大疑问,今天总算是明白了一些。就对这发表发表我的理解吧。 ??????? 一般s3c2410或s3c2440与nor flash相连时,地址线总是偏移几位,比如与AM29L800BB相连时,是CPU的ADDR1~ADDR20连上nor flash的A0~A19。向左偏移了一位。而与SDRAM相连时,就更加奇怪了,比如与两片K4S561632C相连时,是CPU的ADDR2~ADDR14连SDRAM的A0~A12,CPU的ADDR24、ADDR25连SDRAM的BA0、BA1,nSCS0连SDRAM片选,还有一些其他连线,在此不详细列出。 ??????? 为什么会出现如此的连线方式?下面先看看一些基础知识,我们再来分析上面的问题,就会更加简单。 ??????? 先提一下位宽的概念,对于具体器件而言,它的位宽是一定的,所谓位宽,指的是“读/写操作时,最小的数据单元”──别说最小单元是“位”,一般设备上没有单独的“位操作”,修改位时通过把整个字节、字或双字读出来、修改,再回写。AM29L800BB这种nor flash位宽是16位。K4S561632C这种SDRAM位宽是32位。 ??????? 对于CPU来说,一个地址对应的是一个字节(8位),也就是说CPU的地址线(A0~A20)对应的最小数据单元是字节。 ??????? 这里需要注意的是,不要把“外设的位宽”和“CPU的位数”这两个概念混淆了。外设的位宽是读写外设的最小数据单元,CPU位数是CPU可以一次处理的字节数,32位CPU可以一次处理4字节数据。 ??????? 好了,相信你也已经发现问题了吧。既然CPU最小数据单元是8位,flash位宽是16位,那在我们写程序时会特意进行16位操作吗?显然不会,我们写代码时,可不管外设到底是多少位。这是如何实现的呢?原因在于存储控制器(Memory Controller)这个中间层。 ??????? 存储控制器根据NOR FLASH的位宽,每次总是读/写16位数据。 ??????? 现在的连线是:CPU的(ADDR1-ADDR20)接到 16位的NOR FLASH (A0-A19),即CPU的ADDR0不接──这说明:不管ADDR0是0还是1,NOR FLASH接收到的地址是一样的。 ??????? 存储控制器会做以下事情: ???????? ② NOR FLASH在数据总线D0~D15上提供一个16位的“最小数据单元”的数据; ???????? ③ 存储控制器读入16位数据; ????? 软件要读取地址1上的8位数据时,硬件是这样进行的: 0b00000000000000000000 ?????? 所以: 对应16位的数据,存储控制器对数据进行选择或组合,再提供给CPU。 同一个地址,对应32位的数据,“Memory Controller”对数据进行选择或组合,再提供给CPU。 ??????? 经过以上分析,我们应该知道了,为什么地址线要偏移几位了。同样的SDRAM因为是32位宽的,所以偏移2位。那为什么SDRAM要连ADDR2~ADDR14和ADDR24、ADDR25呢?同样,我们先看下SDRAM的基本知识。 ?????? SDRAM的连接方式与上面FLASH的类似,但是要比其复杂些。因为SDRAM内部是一个存储阵列,如同表格一样将数据填进去,因此得先指定一个行,再指定一个列,才可以找到所需的单元格。这个表格被称为逻辑Bank(L-Bank),一般有4个Bank。可以想象,对SDRAM的访问分为以下4个步骤: 参考文献:ARM核和FLASH地址线的错位接法的原因http://wenku.baidu.com/view/4120f75bbe23482fb4da4cfc.html (编辑:李大同) 【声明】本站内容均来自网络,其相关言论仅代表作者个人观点,不代表本站立场。若无意侵犯到您的权利,请及时与联系站长删除相关内容! |